Název: Area-Efficient Analog Operations by Dynamicly-Reconfigured Switched-Capacitor Circuits
Autoři: Kobayashi, Fuminori
Higuchi, Shintaro
Zain, Mohamad
Ramli, Azreen Bin
Citace zdrojového dokumentu: 2018 International Conference on Applied Electronics: Pilsen, 11th – 12th September 2018, Czech Republic, 77-80.
Datum vydání: 2018
Nakladatel: Západočeská univerzita v Plzni
Typ dokumentu: konferenční příspěvek
conferenceObject
URI: http://hdl.handle.net/11025/35475
ISBN: 978–80–261–0721–7
ISSN: 1803–7232
Klíčová slova: Cypress PSoC;nestejnoměrné časování
Klíčová slova v dalším jazyce: Cypress PSoC;nonuniform clocking
Abstrakt v dalším jazyce: Together with software on a micro-controller, simple additional hardware can implement electronics with less cost and power. Though analog before digitization, in particular, is effective, it comes with a drawback of larger circuit area. This paper proposes a scheme to shrink area by devising clock waveforms of switched-capacitor devices, through dynamic circuit restructuring. Application to a D/A converter using weighted adder is presented
Práva: © Západočeská univerzita v Plzni
Vyskytuje se v kolekcích:Applied Electronics 2018
Applied Electronics 2018

Soubory připojené k záznamu:
Soubor Popis VelikostFormát 
Kobayashi.pdfPlný text774,8 kBAdobe PDFZobrazit/otevřít


Použijte tento identifikátor k citaci nebo jako odkaz na tento záznam: http://hdl.handle.net/11025/35475

Všechny záznamy v DSpace jsou chráněny autorskými právy, všechna práva vyhrazena.